Forum

Einloggen | Registrieren | RSS  

decimation (Elektronik)

verfasst von feldmaus(R), 10.03.2009, 13:29 Uhr
(editiert von feldmaus am 10.03.2009 um 13:29)

Hi Alle,

ich liebe dieses Forum. :-)

Und ich hoffe mir kann wieder mal einer eine Denkstütze
geben.

Ich bastle gerade an einem Gerät mit einem ADC rum und
habe bezüglich dem Begriff ein Verständnis
Frage.

Ich kann für diesen ADC die decimation festlegen, leider
verstehe ich diese nicht ganz. Oder die
wird hier anders angewendet, als ich es
in der wikipedia verstanden habe.

Dieses Gerät mit dem DAC ist an meinen PC angeschlossen
über USB 2.0. Die maximale Datenrate für USB 2.0 ist
480Mbit/s, dies sind 32Mbyte/s.

Der ADC hat aber eine maximale Sample Rate von
64MSamples/s, aufgrund der Oszillatorfrequenz von
128MHz und dem Abtasttheorem.

Wie man sieht ist es jetzt entscheidend wie groß ein
Sample ist. Der ADC hat Samples mit 12 bit. Da ich mit
komplexen Werten arbeite, nutze ich gleich 2 ADC's.
Da ein komplexes Signal aus Betrag und Phase oder aus
Real und Imag besteht.

Somit habe ich 2*12bit pro Sample, welche aber als 2*16
bit pro Sample übertragen werden, das sind 32bit, dies
entspricht 4bytes/Sample.

Zur Erinnerung:
USB 2.0 --> 32Mbytes/sek.
komplexes Signal --> 4bytes/Sample

Ergibt:
(32Mbytes/sek) / (4bytes/Sample) = 8MSamples/Sek.

Laut dem Beitrag in der Newsgroup soll dies eine
Decimation von 8 darstellen. Ist das so korrekt ???

Eine Decimation von 128 würde demnach bedeuten, dass unser
komplexes Signal nur noch mit 4bytes/16 quantisiert
würde ???

Grüße Markus



Gesamter Thread:

decimation - feldmaus(R), 10.03.2009, 13:29 (Elektronik)
decimation - feldmaus(R), 10.03.2009, 14:23
decimation - Michael Krämer, 10.03.2009, 15:55
decimation - feldmaus(R), 10.03.2009, 16:52
decimation - Michael Krämer, 10.03.2009, 17:17