Forum

Einloggen | Registrieren | RSS  

Tri-State-Logik (Elektronik)

verfasst von hws(R) E-Mail, 59425 Unna, 20.12.2013, 22:13 Uhr

» Um diesen Zustand zu vermeiden setzt man ein sogannter Pullup-Widerstand ein.

Nöö - wenn alle Ausgänge im Z-Modus sind, wird die nachfolgende Schaltung den Buszustand nicht einlesen/auswerten und es ist egal, wohin der läuft. Diese Verriegelung wird in einer µC schaltung über Read/Write/ OE / ChipSelect und sonstwas gemacht.
Erst wenn einer der Ausgänge einen definierten Pegel hat (und eine gewisse Setup Zeit eingehalten wurde) liest das folgende IC den Buszustand ein.

hws



Gesamter Thread:

Tri-State-Logik - Seb, 19.12.2013, 12:31 (Elektronik)
Tri-State-Logik - Seb, 19.12.2013, 12:44
Tip: Tri-State Logik nachbasteln - geralds(R), 19.12.2013, 13:19
Tip: Tri-State Logik nachbasteln - Se, 19.12.2013, 13:29
Tri-State Vorlage - Seb, 19.12.2013, 13:32
Tri-State-Logik - Hartwig(R), 19.12.2013, 15:46
Tri-State-Logik - Seb, 19.12.2013, 16:13
Tri-State-Logik - geralds(R), 19.12.2013, 16:56
Tri-State-Logik - Seb, 19.12.2013, 17:18
Tri-State-Logik - hws(R), 19.12.2013, 19:17
Tri-State-Logik - Seb, 20.12.2013, 21:12
Tri-State-Logik - schaerer(R), 19.12.2013, 21:28
Tri-State-Logik - Seb, 20.12.2013, 21:09
Tri-State-Logik - hws(R), 20.12.2013, 21:38
Tri-State-Logik - schaerer(R), 20.12.2013, 21:58
Tri-State-Logik - hws(R), 20.12.2013, 22:13
Tri-State-Logik - schaerer(R), 21.12.2013, 08:31
Tri-State-Logik - BernhardB(R), 19.12.2013, 19:41