Forum
4020 Counter / clear = Spannung bricht zusammen!? (CMOS) (Bauelemente)
» » » also der Rechteck ist
» » » da, aber dann nur mit 100mV - Die zeitliche Darstellung ist
» jedenfalls
» » » möglich.
» »
» » Also HIGH = 100 mV und GND = 0 mV. Richtig?
» » Und HIGH = 100 mV ist während 10 bis etwa 100 ns?
»
»
» Ja genau. Und wenn ich Ausgang "AND" und clear am counter nicht verbinde
» ist der Pegel (Ausgang AND) um die 5V. Aber dann natürlich nicht mit 1kHz,
» da der counter ja nicht resettet.
»
» Counter und AND ICs habe ich auch beide schon mit anderen ausgetauscht, um
» defekte Bauteile auszuschließen.
»
» So gute Nacht erstmal und danke bis hierhin ![]()
Hallo,
häng einfach einen RC-Tiefpaß 4,7k/1n in die Resetleitung. Damit wird der Reset-Impuls auf ca. 3,5µs verbreitert. Dann sieht man ihn am Oszi, und der 4020 freut sich ebenfalls über definierte Verhältnisse an seinem Eingang.
Gruß Gerd
--
Ein Tröpfchen Öl von Zeit zu Zeit
trägt vieles bei zur Haltbarkeit!
I got 14 channels of shit in the TV.... Pink Floyd
Gesamter Thread:
