Forum
Logik Gatter (Elektronik)
So, hallo zusammen,
also nach einer längeren Diskussion mit meinem Vorgesetzten haben wir uns darauf geeinigt, dass sich die Anwendung doch wohl am einfachsten realisieren lässt, wenn wir einen µC für diese Aufgabe verwenden.
Zu dem Schluss sind wir gekommen, weil wir dann gleichzeitig noch andere Anwendung, die momentan ebenfalls als einzelne Logik - ICs realisiert sind, auf diesem zusammengefasst werden können.
Nähere Infos dazu kann ich leider nicht geben, da geschäftsintere Infos nicht herausgegeben werden dürfen. Sorry dafür, aber da muss ich mich einfach selbst schützen.
Vielen Dank an dieser Stelle für die zahlreichen und auch hilfreichen Kommentare!!
Happy Developing an alle weiterhin!
MFG
DonGigo
» » Also die Anwendung ist die, dass ein Prozessor durch den externen IC
» » entlastet werden soll.
» Und das kann nicht Prozessor-intern gelöst werden?
» Wie ich schon sagte, kann ich z.B. beim Z8 die Eingangspins so
» konfigurieren, dass jeder Pegelwechsel einen Interrupt auslöst. (egal ob
» H->L oder L->H Änderung)
»
» Sonst eben Signal + verzögertes Signal (über RC Glied oder Gatterlaufzeit)
» auf ein XOR legen. Bei jedem Pegelwechsel wird ein Ausgangssignal erzeugt.
» Diese alle verOdern und auf einen flankengetriggerten Interrupt Eingang
» legen. Verzögerungszeit = Länge des Ausgangsimpulses. Im µC Datenblatt
» nachsehen, wie lang das sein muss.
»
» Welcher Prozessor? - falls du dazu Fragen hast.
»
» hws
Gesamter Thread:
