» » » Hallo
» » »
» » » Ein Paar Unklaheiten über 16 bit Register:
» » »
» » » 
» » »
» » » 
» » »
» » » Wenn ich das richtig verstanden habe, bei der vorletzten Zeile, bei
» » » fallender Flancke auf "CLK" wird der nächste Ausgang high. Stimmt das
» » » überhaupt?
» » »
» » » Was ist wenn der Register Ausgang "P15" erreicht wird + 1
» Clocksignal?
»
»
»
» » » Fängt es bei "P0" wieder an?
» » »
» » » Danke und tschüss
» »
» » ---
» » Hallo oliblues,
» »
» » Hier ist die Beschreibung, sollte leicht verständlich sein:
» » http://focus.ti.com/lit/ds/symlink/sn74ls673.pdf
» »
» »
» » Gerne geschehen und tschüß
» » Gerald
»
»
» Hallo
»
» Tut mir leid Gerald, das datenblatt habe ich auch, aber für mich ist das
» nicht so Verständlich.
» gruß
---
Naja, ich tue mir auch etwas schwer.
Willst was über den LS673 wissen und zeigst den LS674.
--
Mit dem LS673 kannst seriell oder parallel laden, oder ausgeben.
Du kannst das, was in dem Schieberegister gespeichert ist jedesmal seriell rausschieben, oder parallel ausgeben, solange kein neuer Wert eingelesen wird.
Mit MODE kannst umschalten, mit R/_W kannst lesen schreiben, verknüpft mit MODE entweder seriell oder parallel.
_STRCLR löschen den Inhalt vom Storeregister(das parallele).
Bei Q15 sieht den zurückgeführten Eingang.
Der ist zum Lesen da.
Grüße
Gerald -- ...und täglich grüßt der PC:
"Drück' ENTER! Feigling!" |