Forum

Einloggen | Registrieren | RSS  

Rechnerisches Vereinfachen von Schaltungen mit mehreren Ausg (Elektronik)

verfasst von hws(R) E-Mail, 59425 Unna, 23.04.2010, 20:16 Uhr

» Was verstehst du mit "mehrere Ausgänge"?
» ---> In der Logik geht es eigentlich von mehreren Eingangsmöglichkeiten
» zu EINEN Ausgang, der wahr oder falsch sein kann.
» Sonst würde die Logik eher schwer zu verstehen sein.

Denk an einen 4Bit Vergleicher, der 3 Ausgänge hat: kleiner / gleich / größer.
Die 3 Ausgänge sind nicht unabhängig voneinander. Und schaltungstechnisch werden nicht 3 komplett unabhängige Logikblöcke dafür genommen werden.

Oder einen 3 Bit Adressdecoder: Adressen rein und hinten 8 Ausgänge für jede Adresskombination einen Enable-Ausgang.

hws



Gesamter Thread:

Rechnerisches Vereinfachen von Schaltungen mit mehreren Ausg - tollo1400, 23.04.2010, 17:42 (Elektronik)
Rechnerisches Vereinfachen von Schaltungen mit mehreren Ausg - hws(R), 23.04.2010, 18:51
Rechnerisches Vereinfachen von Schaltungen mit mehreren Ausg - tollo1400, 23.04.2010, 19:03
Rechnerisches Vereinfachen von Schaltungen mit mehreren Ausg - geralds(R), 23.04.2010, 19:55
Rechnerisches Vereinfachen von Schaltungen mit mehreren Ausg - hws(R), 23.04.2010, 20:16
Rechnerisches Vereinfachen von Schaltungen mit mehreren Ausg - hws(R), 23.04.2010, 20:09
Rechnerisches Vereinfachen von Schaltungen mit mehreren Ausg - tollo1400, 23.04.2010, 22:07
Rechnerisches Vereinfachen von Schaltungen mit mehreren Ausg - Tobi(R), 24.04.2010, 14:10
Rechnerisches Vereinfachen von Schaltungen mit mehreren Ausg - tollo1400, 24.04.2010, 17:33