Forum
Latchup-Thema beim CMOS-555-IC....! (Schaltungstechnik)
Hallo Olit,
» Außerdem kriegt man den NE schwerer zerstört. :- )
Damit hast Du soeben ein Thema angestossen, das ich bis heute vergessen habe!
Da ein CMOS-555-IC schliesslich CMOS an allen Ein- und Ausgängen hat, muss es ein Risiko für den Latchup-Effekt genau so geben wie bei den CMOS- und HC(T)MOS-Digital-ICs. Nur haben diese eingangsseitig Dioden-Widerstandsnetzwerke um diesen Effekt möglichst zu verhindern. Ein solcher Schutz würde den extrem hohen Eingangswiderstand eines analogen CMOS-Eingang (Opmp, Komparator, Timerschaltung, etc.) empfindlich stören. Daher gibt es das auch gar nicht.
Allerdings bemüht sich der Halbleiterhersteller schon lange darum, dass die Stromverstärkungs-Faktoren der kreuzgekoppelten Transistoren, welche den parasitären Thyristor erzeugen, so niedrig wie möglich zu halten. Dies sorgt dafür, dass die Latchuup-Empfindlichkeit relativ niederschwellig ist.
Ich denke, ich werde das mal gelegentlich etwas näher in Praxis untersuchen. Wenn ich dabei zu vernünftigen Resultaten komme, erstelle ich ein Update im vorher genannten vergleichenden 555-Elektronik-Minikurs und wie immer, wird die Ankündigung im ELKO-Newsletter erscheinen.
--
Gruss
Thomas
Buch von Patrick Schnabel und mir zum Timer-IC NE555 und LMC555:
https://tinyurl.com/zjshz4h9
Mein Buch zum Operations- u. Instrumentationsverstärker:
https://tinyurl.com/fumtu5z9
Gesamter Thread: