Forum
Problem mit FlipFlop (Elektronik)
» » Zu guter Letzt, habe ich noch 100nF parallel zur Taste gesteckt, damit
» » auch ein mögliches Tastenprellen "geschluckt" wird.
»
» Das geht nicht, einfach wegen mangelnder Flankensteilheit.
Das passt genau zum Thema "10k-Widerstand zwischen /Q und D", wo verzögert wird und mit parasitären Kapazitäten auch Flanken etwas verschliffen werden.
» Oder hat das FF
» etwa einen Schmitttriger am Clock-Eingang?
Das hat es nicht, was das Datenblatt im Logikdiagramm klar zeigt. Der Clock wird mit zwei schnellen Invertern aufgeteilt in CLK und /CLK.
Eine Schmitt-Trigger-Funktion am Eingang würde eine Schaltung mit diesem schnellen D-FF verlangsamen.
--
Gruss
Thomas
Buch von Patrick Schnabel und mir zum Timer-IC NE555 und LMC555:
https://tinyurl.com/zjshz4h9
Mein Buch zum Operations- u. Instrumentationsverstärker:
https://tinyurl.com/fumtu5z9
Gesamter Thread: