Forum

Einloggen | Registrieren | RSS  

matzi682015(R)

E-Mail

Aachen,
04.04.2019,
23:07
 

TMS9900 (Bauelemente)

Hallo, weiß einer wie viele Transistoren oder Sperrschichten dieser µC hat?

--
greets from aix-la-chapelle

Matthes :hungry:

xy(R)

E-Mail

04.04.2019,
23:46

@ matzi682015

TMS9900

» Hallo, weiß einer wie viele Transistoren oder Sperrschichten dieser µC hat?


ca. 8000 Transistoren in ca. 3000 Gattern.

matzi682015(R)

E-Mail

Aachen,
05.04.2019,
00:21
(editiert von matzi682015
am 05.04.2019 um 00:35)


@ xy

TMS9900

» » Hallo, weiß einer wie viele Transistoren oder Sperrschichten dieser µC
» hat?
»
»
» ca. 8000 Transistoren in ca. 3000 Gattern.

hallo xy, wo hast Du das her? Rein Interessehalber! Bin bei meiner Suche auf ein Dokument gestoßen, das besagt dass ca. 3000 gates implementiert seien. Das schien mir etwas wenig.

Hier der link: http://www.cpushack.com/2015/02/05/ti-tms9900sbp9900-accidental-success/

Wenn ich mir das überlege, heutzutage haben die µC's in Größenordnung 10^9 Halbleiter drin.

Wie ist das mit 286er, 386er 486er etc... pp... Pentium und alles weitere ??

--
greets from aix-la-chapelle

Matthes :hungry:

xy(R)

E-Mail

05.04.2019,
02:57

@ matzi682015

TMS9900

» » ca. 8000 Transistoren in ca. 3000 Gattern.
» hallo xy, wo hast Du das her?

Einfach Walden Rhines gefragt.


» Wenn ich mir das überlege, heutzutage haben die µC's in Größenordnung 10^9
» Halbleiter drin.

99,9% sind Cache.


» Wie ist das mit 286er, 386er 486er etc... pp... Pentium und alles weitere
» ??

Könnte man schon in Erfahrung bringen, aber wozu?

matzi682015(R)

E-Mail

Aachen,
15.04.2019,
03:29

@ xy

TMS9900

» » » ca. 8000 Transistoren in ca. 3000 Gattern.
» » hallo xy, wo hast Du das her?
»
» Einfach Walden Rhines gefragt.
»
»
» » Wenn ich mir das überlege, heutzutage haben die µC's in Größenordnung
» 10^9
» » Halbleiter drin.
»
» 99,9% sind Cache.
»
»
» » Wie ist das mit 286er, 386er 486er etc... pp... Pentium und alles
» weitere
» » ??
»
» Könnte man schon in Erfahrung bringen, aber wozu?

Mich würde ein Schaltplan interessieren von diesem µP. Wie wird das eigentlich gemacht? Wird da ein Schaltplan entworfen und dann Gerberdaten oder so extrahiert, dann mittels Epitaxie etc. dann der Monolith geätzt??

--
greets from aix-la-chapelle

Matthes :hungry: